FPGAマガジン No.6
カメラ×画像処理×FPGA
Interface編集部 編
B5判 144ページ
定価2,420円(税込)
JAN9784789846165
2014年8月1日発行
大変恐縮ですが,こちらの商品は品切れ絶版となりました.
画像処理分野でFPGAがよく使われるのは,並列処理によって時間短縮が図れるからです.回路の並列化も簡単で,多様な画像処理アルゴリズムを試したり,数値変更によるテストも非常に容易です.まさに画像処理関連の試作開発にはうってつけです.
特集では,FPGA評価ボードへカメラ・モジュールを接続し,画素変換や解像度変換を行う処理を実装します.ベイヤ型イメージ・センサを搭載したカメラ・モジュールの場合,センサからの生データはそのままの並び順では画面表示に使えません.またイメージ・センサの解像度と画面に表示する時の解像度が異なる場合もあります.画素の並び変えや解像度の変換処理は,それだけでも立派な画像処理です.
さらに,JPEG画像ファイルのデコードを高速化するコアの開発実装事例を紹介します.これはAXIバスに接続するIPコアであり,ARMコア内蔵FPGAに実装するとJPEGデコード処理を高速化できます.
目 次
【動画もラクラク!】
生データの並べ替えもJPEGの解凍もチョッパヤ!
特集 『カメラ×画像処理×FPGA』
【画像処理でよく使われる用語も解説】
クロック周波数を上げなくても回路を並列化/パイプライン化して処理性能を上げられる
第1章 FPGAが画像処理に強いわけ
【生産ラインで実際に使われている】
カメラ画像から文字の行と列を認識して文字位置を判定する
第2章 評価ボードDE0で試すはじめての画像処理
【もうHDLは書かない!】
高位合成ツールVivado HLS(High-Level Synthesis)を使って激速プロトタイピング
第3章 3Mピクセル・カメラ画像→フルHD画像へのリアルタイム変換技法
【AXIバスに接続するアクセラレータ】
Cプログラムでアルゴリズムを検証してHDL化により100倍高速化!
第4章 JPEG画像の処理アルゴリズムとJPEGデコーダの設計と実装
最新技術
【アルテラSoCでLinuxを応用する!】
FPGA部分にオリジナル回路を実装してネットワーク上から制御してみる
アルテラSoC評価ボードHelioによるPWM点灯制御のハード&ソフト構築
【手軽にUSB 3.0接続を実現するならFX3!】
バッファ・サイズ,DMA転送,キャッシュの各要因とパフォーマンスの影響を実験する
USB 3.0対応EZ-USB FX3のファームウェア高速化のポイント
【電源もディジタル制御時代に】
ハイエンドFPGAが要求する電源仕様に対応するための
ディジタル制御電源の特徴と実際の動作例
基礎解説
【入門ボードDE0でVGA画面表示をデバッグしてみる】
FPGA内蔵ロジック・アナライザ機能の基礎と応用
無償版Quartus II Web Editionでも使えるSignalTap IIの使い方
【サンプル・デザインを活用して開発期間を短縮!】
定番&最新FPGAの研究 〜Altera編〜
Development Kit Example Designを流用したDDR系メモリ搭載システムの応用例
【FPGAとは違うのだよ!】
動作中に瞬時に回路構成を切り替えられるリコンフィグレーション対応デバイス
画像処理が得意な動的再構成デバイスDAPDNA
【DE0用サンプルをDE0-nanoで動かしたい!】
Altera社製FPGA搭載スタータキットDE0&DE0-nano活用編
DE0からDE0-nanoへの設計プロジェクトの移植方法