

# 電子回路シシレーター SIVE SIVE この おの 設計

File Edit Vini

## 高 い 安 定 性 と 応 答 性 が 得 ら れ る 負 帰 還 特 性 に チュー ニング

遠坂俊昭●



CD-ROM付き SIMetrix/SIMPLIS Intro Ver7.00 (Windows OS用) SPICEモデル/シミュレーション回路



CQ出版社

のディスクリート回路には Ver10 以降の評価版が適しています.

Ver9.2 は「電子回路シミュレータ PSpice 入門編, CQ 出版社」, Ver15.7 は「デザインウェーブマガジン 2008 年 2 月号, CQ 出版社」に付録で収録されています.

最新の評価版は、Cadence 社のホームページがら無料でダウンロードできます.

図 1-14 は、PSpice の AC 解析でリプル・リジェクション特性 (入力電圧の変動がどの程度出力で抑圧 できるか)をシミュレートした例です。AC 解析が完了すると、回路の各部分の直流バイアス電圧や電流 が表示され便利です。

#### 1-5-2 LTspice

リニアテクノロジー社が, 自社の IC の販売促進のために無料で配布しているシミュレータです. 同社 のホームページからダウンロードでき, 回路規模の制限がないのが特徴です.

リニアテクノロジー社が販売しているほとんどの OP アンプや電源用 IC のモデル・ライブラリが収録 されています. 他社の IC を組み込むことも可能です.



スイッチング状態での AC 解析は直接できませんが, DFT (Design For Testability) 機能を備えていま す. このため、スイッチング状態での特定の周波数の利得・位相を求めることができます.

電子回路の独習には最適なシミュレータで、「電子回路シミュレータ LTSpice 実践入門編, CQ 出版 社」の付録 CD に収録されています。

図 1-15 は、リニア・レギュレータの負帰還の安定性をシミュレーションした例です。ループ利得を求めるために挿入した信号源 V2 の両端の振幅比と位相差でループ利得をシミュレーションしています。シ ミュレーション結果から、ループ利得が1 (0dB) になる周波数が30kHz で、そのときの位相が約90°で安 定な負帰還であることを示しています。負帰還については、第4章で説明します。

#### 1-5-3 SIMetrix/SIMPLIS

スイッチング・レギュレータは、電源入力周波数が50/60Hz,負帰還のループ利得が1になる周波数が 数kHz 程度,そして、スイッチング周波数が100kHz 程度と、一つの回路で扱う時間の乖離が非常に大





図 5-3 OP アンプの裸利得  $(A_o)$  と仕上がり利得  $(A_c)$  のシミュレーション

利得が 50 倍 (約 34dB) になるはずですが,図 5-3 (b) では約 37dB になっています.これは位相の遅れ (90°) が関係しているためです.

図 5-4 は、ループ利得  $A_o$ ・ $\beta$ のシミュレーションです。図 5-3 の OP アンプ出力から R2 に接続されて いる結線を切断し、R2 に信号を加えています (実際の OP アンプでは、入力オフセット電圧のために OP アンプ出力が飽和して正常動作できない). したがって、 $\beta$ 回路と OP アンプが縦続接続され、利得が  $A_o$ ・ $\beta$ になります.

100kHz での利得が 100 倍なので、100kHz で  $A_o \cdot \beta$  が 0dB (1 倍) になっています. 後の項で説明しま すが、負帰還ではこの  $A_o \cdot \beta$  =1 になる点が非常に重要になります.

#### 5-2-安定な負帰還を実現するために

高利得の増幅器を実現するには、複数の半導体や抵抗、コンデンサが必要になります.このため、増幅 器の内部には利得-周波数特性を悪化させる複数の要因(時定数)が含まれることになります.図 5-5 は、



図 5-4 ループ利得 *A*<sub>o</sub>・βのシミュレーション

この時定数が二つ含まれている増幅器のモデルです.

E1 から E6 は電圧制御電圧源 (記号 E) と呼ばれる SPICE モデルで、入力電圧を設定倍して電圧出力し ます、入力インピーダンスは無限大、出力インピーダンスは0 で入出力が絶縁されています. [Place] → [Controlled Sources] から取り出します. E1 と E4 の利得が 100,000 倍で、ほかはすべて利得 1 です. E1 ~ E3 の回路には負帰還はなく、E4~ E6 の回路では利得を 10 倍に設定した負帰還を施しています.

R1・C1とR3・C3の時定数が100Hzです. R2・C2, R4・C4の時定数はC2, C4を100n, 1n, 10p(時 定数1k, 100k, 10MHz)に切り換えて、マルチステップ解析しています.

図 5-5 (b) の仕上がり利得 ( $A_c$ ) を見ると、R4・C4 の時定数が 10MHz の場合は平坦な利得特性になっていますが、100k と 1k の時定数では高域遮断周波数付近に大きなピークが生じています.

これは、 $A_o$ が利得だけではなく位相が含まれていることが原因です。負帰還の利得を表す式 (5-1-6)の  $A_o \cdot \beta$ は、利得と位相の二つの要素が含まれる複素数になっています。したがって、 $A_o \cdot \beta$ が-1になる こともあります。式(5-1-6)で $A_o \cdot \beta$ が-1になると分母が0になり利得が無限大、すなわち発振器になっ てしまいます。

 $A_o \cdot \beta$ が-1になるのは、設定利得と $A_o$ の値が一致する周波数( $|A_o \cdot \beta| = 1$ )で、位相が180°遅れた 場合です。図 5-5 では設定利得が10 倍なので、図 5-5 (c) で $A_o$ の値が10 倍になった周波数における位相

#### 5-5-2 制御部の特性が1次LPF特性の場合

電解コンデンサは、電解液が蒸発するので寿命のある部品です.このため、高信頼性を求められる電子 機器のなかには、電解コンデンサを使用できない場合があります.

図 5-30 (a) は、出力コンデンサに 47uF の積層セラミック・コンデンサを使用したシリーズ・レギュ レータで、制御部の利得・位相-周波数特性を求めるシミュレーションを行ったものです. OS-CON (パナ ソニック)などの直列等価抵抗値の低いコンデンサも、この特性に近くなります.

100kHz 以上になると位相が戻ってきていますが,100kHz 以上でループ利得を1にすると利得の減衰 が大きく,誤差増幅器の *GBW* が足りなくなります.また,レギュレータはインピーダンスが非常に低い 部分が含まれるため,100kHz 程度以上ではプリント・パターンなどの浮遊インダクタンス成分による影 響が大きくなり,モデリングが難しくなります.

ここでは、30kHz付近を狙ってループ利得が1になるように負帰還を設計しています. 30kHz付近で



は位相が 90° 近く遅れているので, 誤差増幅器における位相遅れは許されません. そこで, 誤差増幅器の 30kHz 付近の利得を平坦にして位相を戻します.

図 5-31 に、ここで使用する誤差増幅器タイプⅡを用いた負帰還を設計するための利得の漸近線を示します。

図 5-30 (b) の 30kHz での利得が-22.4dB (0.075) です. そこで, 図 5-32 (a) として平坦部の利得が +22.5dB (13.3 倍) になるように, R7:10k, R11:130k としました. 図 5-31 における f<sub>1</sub>を 10kHz にする と R11:130k なので, C2:120pF になります.

図 5-32 (b) のシミュレーション結果をみると、約 33kHz でループ利得が1になり、位相余裕が約 78°





図 5-32 制御部が1次 LPF 特性のシリーズ・レギュレータのループ特性

で安定な特性を示しています.

R12は、出力スタートのための抵抗です.シミュレーションでは必要ですが、実際の回路では不要です.

#### 5-5-3 制御部の特性が2次から1次LPF特性になる場合

スイッチング・レギュレータでは通常出力部分にコイルとコンデンサが挿入され,利得傾斜が-40dB/ decになり,位相が180°近く遅れます.しかし,一般的な電解コンデンサを用いるとその*ESR*の影響で, 図 5-33 に示すように高域では利得傾斜が-20dB/decに近づき,位相が90°遅れに戻ります.したがっ て,誤差増幅器タイプIIを使用して-20dB/decの傾斜の部分でループ利得を1にすれば,安定な負帰還 が実現できます.

図 5-34 に, ここで使用する誤差増幅器タイプ II を用いた負帰還設計のための利得の漸近線を示します. 図 5-35 (a) は,約 20kHz でループ利得を1 に設計した Buck コンバータのループ特性のシミュレーショ ンです. V2 は PWM 変調のための三角波で,周波数 100kHz 振幅 0.6V に設定しています.X1 はコンパ

#### 11-3-6月帰還設計

誤差増幅器を設計するためには、まず図 11-6 (a) に示す制御部の周波数特性を求めます. V2 には三角波を選び、FA5511 のデータシートに書かれている値から、振幅を 1V ~3V に設定しました. 負荷抵抗 RL には 24 Ωと 1kΩを設定し、CCM と DCM の状態をマルチステップ解析をしています. 図 11-6 (b) が解析結果です、CCM (RL: 24 Ω) と DCM (RL: 1kΩ)の特性になっています.

Appendix Bで示したように、CCMの利得特性はL1、C13、C14の共振周波数とスイッチング・デュー ティ(D)で決定される高域遮断周波数から-40dB/decの傾きで減衰していきます。そして、出力コンデ ンサの ESR などの影響で、10kHz 付近から利得の傾きが緩やかになっていきます。しかし、第4章と第 8章で説明したように過剰位相系が生じ、利得の傾きが緩やかになるにも関わらず、位相のほうは10kHz から戻ることなく位相遅れ180°に向かっていきます。



DCM の利得特性は、負荷抵抗と出力コンデンサと D で決定される高域遮断周波数から -20dB/dec の 傾きで利得が減衰していきます.そして、出力コンデンサの ESR のために利得は平坦になります.DCM でも過剰位相系が現れますが、D が狭くなるため過剰位相系が発生する周波数が高くなり、30kHz 付近 から利得が平坦であるにもかかわらず一度戻った位相が再び遅れていきます.

過剰位相系では、利得が下がらず位相が遅れていきます。下がらない利得を下げてループ利得を1にす るためには、誤差増幅器の高域利得を下げるしかありません。しかし、誤差増幅器の高域利得を下げる と、誤差増幅器で位相遅れが発生してしまいます。このため、ループ利得を1にする周波数で位相余裕を 確保することができません。

以上のことから、一般的には過剰位相系が現れない低い周波数でループ利得を1に設定します. 図 11-6 (b)をみると、6kHz付近なら過剰位相系が現れずループ利得を1にできそうです. ということで、図 11-7の漸近線を設計しました. CCM 特性の6kHz付近は位相が150°程度遅れています. したがって、誤 差増幅器は6kHz付近で位相を進ませることができる誤差増幅器タイプⅢを使うことになります.

図 11-7 の  $f_2$  から  $f_3$  で利得を上昇させ、位相進みを実現します。 $f_2 \ge f_3$  の間隔が広いほど位相進みが多くなり、最大では 90° 近い位相進みになります。 $f_2 \ge f_3$  が 10 倍程度離れると、約 60° ほどの位相進みが実現できます。ということで、ループ利得を1 にしたい  $f_5$  が  $f_2 \ge f_3$  の中間になるので、

 $f_2 = f_5 \div \sqrt{10} \doteqdot 1.9 \text{kHz}$   $f_3 = f_5 \times \sqrt{10} \doteqdot 19 \text{kHz}$ 

CCM 特性の 6kHz の利得は、-18.8dB (0.115 倍)です. したがって、誤差増幅器の 6kHz の利得を+18.8dB (8.71 倍) にすればよいことになります.  $f_2$  から  $f_3$  にかけての利得は +20dB/dec の傾きなので、漸近線の  $f_2$ ,  $f_3$  の利得は次式から求まります.

 $Gain_{f2} = +18.8 dB - 10 dB = +8.8 dB (2.75 fe)$ 

 $Gain_{f3} = +18.8 dB + 10 dB \approx 28.8 dB (27.5)$ 

f<sub>1</sub>からf<sub>2</sub>の平坦部の利得が+8.8dB なので, DCM の特性で-8.8dB になる周波数は約 86Hz です.f<sub>1</sub>を





らも、もっと速い回復特性になるはずです. 図 11-11 (d) が実測した負荷急変時の出力電圧応答波形です. 200us 程度で安定に元の電圧に復帰しています.

図 11-11 (c) は, DCM から CCM へ出力電流が 1A 急変したときのシミュレーション結果です. 同じ条件で実測した図 11-11 (e) と比べると, 回復時間は同程度ですが, 変動値が実測値の 2 倍程度になっています.

ISBN978-4-7898-4951-7

C3055 ¥3800E

### CQ出版社

定価:本体3,800円(税別)











電源は電子装置の心臓部です.負荷や環境が変動しても常に安定した性能で動き続けなければ使いものにはなりません.高安定と高性能を両立するには「負帰還」と呼ばれる制御技術を理解し、使いこなして、コンデンサやコイルなど電子部品の値を最適化する必要があります.

●本書では、回路のふるまいや特性の変化がパソコン上にビジュアルに表示 されるシミュレータを利用して、電源回路の性能をチューニングするテクニックを 余さず詳解します。付属CD-ROMには、スイッチング・レギュレータをはじめとす る各種電源の解析にピッタリの電子回路シミュレータSIMetrix/SIMPLIS評 価版を収録しました。合わせて、各種SPICEモデル(ダイオード、トランジスタ、 接合型FET)と記事の内容を試せるシミュレーション回路も収録しました。



このPDFは、CQ出版社発売の「電子回路シミュレータSIMetrix/SIMPLISによる 高性能電源回路の設計」の一部見本です.

内容・購入方法などにつきましては以下のホームページをご覧下さい. 内容 http://shop.cqpub.co.jp/hanbai/books/49/49511.htm 購入方法 http://www.cqpub.co.jp/order.htm