

## 日本製 定番 デバイス・モデルで学ぶ ディスクリート回路





LTspice IV 回路データ 日本製のディスクリート・モデル [対応OS] Windows 7



CQ出版杠

| CONTENTS                |                                                   |
|-------------------------|---------------------------------------------------|
| 目次                      |                                                   |
|                         |                                                   |
| 笛1音                     |                                                   |
| デュー<br>受動素子 <i>R1</i>   | 2<br>C 回路の特性 ···································· |
| 1-1 —— <i>RLC</i> 回路のシミ | ュレーションでLTspiceをマスタする                              |
| 1-1-1 オームの法!            | 則で出発 9                                            |
| 1-1-2 シミュレー             | ション回路の作成 11                                       |
| 1-1-3 DC解析 1            | 1                                                 |
| 1-1-4 AC解析 1            | 3                                                 |
| 1-1-5 過渡解析              | 18                                                |
| 1-1-6 コンデンサ             | に印加する電圧と流れる電流 22                                  |
| 1-1-7 コイルに流             | す電流と発生する電圧 23                                     |
| 1-2 —— <i>RLC</i> 回路の共振 |                                                   |
| 1-3 ――現実の抵抗・コン          | <b>ノデンサ・コイル</b>                                   |
| 1-3-1 現実の抵抗             | の特性 30                                            |
| 1-3-2 現実のコン             | デンサの特性 34                                         |
| 1-3-3 現実のコイ             | ルの特性 36                                           |
| 1-4 ——ケーブル              |                                                   |
| 1-4-1 同軸ケーブ             | ル 38                                              |
| 1-4-2 キャブタイ             | ヤ・ケーブル 42                                         |
| 1-4-3 オシロスコ             | ープのプローブ 43                                        |
| 1-5 ――トランス              |                                                   |
| 1-5-1 トランスの             | 動作 47                                             |
| 1-5-2 トランスの             | 等価回路とモデリング 48                                     |
| 1-5-3 トランスの             | 特性 51                                             |
| Appendix1 回路図の作成7       | <b>方法</b> 53                                      |
| 第2章                     |                                                   |
| ダイオード                   |                                                   |
| 2-1 ――ダイオードの動作          | <b>F</b> 63                                       |
| 2-2 ――ダイオードの特性          | <b>主式</b>                                         |
| 2-3 ——LED を安定に点         | ( <b>灯させるには</b>                                   |

| 2-4            | — <b>ゲルマ・ラジオ</b>                                   |
|----------------|----------------------------------------------------|
| 2-5 —          | — <u>整流回路</u> ···································· |
|                | 2-5-1 半波整流回路 72                                    |
|                | 2-5-2 ブリッジ整流回路 75                                  |
|                | 2-5-3 両波整流回路 78                                    |
|                | 2-5-4 倍電圧整流回路 78                                   |
|                | 2-5-5 重畳整流回路 80                                    |
| 2-6 —          | — ツェナー・ダイオード                                       |
|                | 2-6-1 ツェナー・ダイオードの動作 83                             |
|                | 2-6-2 ツェナー・ダイオードの基本的使用方法 83                        |
|                | 2-6-3 ツェナー・ダイオードのSPICEパラメータ 84                     |
|                | 2-6-4 ツェナー・ダイオードの応用回路 86                           |
|                | <b>佐</b> り <del>立</del>                            |
|                | よう 2 ちょう       |
| 9-1            |                                                    |
| ə-1 ——<br>ə ə  |                                                    |
| ə-2 ——         | — トラノジスダの特性式                                       |
| ə-ə —          |                                                    |
|                | 3-3-1 増幅のようすをンミュレーンヨンする 100                        |
|                | 3-3-2 ハイアス回路で刊加9 つ TUZ                             |
|                | 3-3-3 エミッタ共通増幅凹路の同波数符性 104                         |
|                | 3-3-4 エミックに没机を入れる部分具体速 108                         |
| 9.4            | 3-3-5 エミッタ共通増幅回路の四刀将性 114                          |
| ə-4 —          |                                                    |
| 3-3            |                                                    |
| 3-0<br>9 7     | 一左對佔個凹的 [23]                                       |
| ə- <i>i</i> —— |                                                    |
| 9-0            |                                                    |
|                | 3-3-1 クロスオーハびりみをなくりためのハイアス电圧とアイトリンク电流 I39          |
|                | 3-6-2 山川回始じは消貨電川の快討が里安 14-3                        |
| 2.0            | 3-8-3 四川凹崎のハイアス電圧温度開頂 14/                          |
| 3-9            | ーハワー・トラノンスダリル熟設計 149                               |
| 3-10 —         | ── <b>安全虭作視域</b> ········151                       |
|                |                                                    |

| 1   | <b>笆</b> 4 音          |     |
|-----|-----------------------|-----|
|     | まです。<br>接合型電界効果トランジスタ | 153 |
| 4-1 | FETの種類と特徴             | 153 |
| 4-2 | JFETの特性 ·····         | 154 |
| 4-3 | ソース共通増幅回路のバイアス方式      | 159 |
| 4-4 | ソース共通増幅回路の等価回路と周波数特性  | 162 |
| 4-5 | ソース・フォロワ回路            | 168 |
| 4-6 | カスケード増幅回路             | 170 |
| 4-7 | 差動增幅回路                | 171 |
| 4-8 | 定電流回路                 | 173 |

#### 笛5音

|       | 応用回路                         | 175 |
|-------|------------------------------|-----|
| 5-1 — | OPアンプにブースタを接続する              | 175 |
| 5-2   | -1A以上の出力電流を得るには              | 177 |
| 5-3 — | -±30Vの出力電圧が得られる増幅回路          | 180 |
| 5-4   | —低雑音FET入力増幅器                 | 184 |
|       | 初段は差動増幅器 184                 |     |
|       | エミッタ抵抗は不要 185                |     |
|       | カスコード増幅 187                  |     |
|       | 次段差動増幅器 187                  |     |
|       | 出力段 187                      |     |
|       | 定数の設計 188                    |     |
|       | シミュレーション結果 189               |     |
| 5-5 — | ーイコライザ・アンプ                   | 190 |
|       | RIAA特性 190                   |     |
|       | 特徵 191                       |     |
|       | シミュレーション結果 192               |     |
| 5-6 — | -出力3Wオーディオ用パワーアンプ            | 193 |
| 5-7 — | -出力20Wオーディオ用パワーアンプ           | 196 |
| 5-8   | -3段エミッタ・フォロワを使用した出力20Wパワーアンプ | 199 |
| 5-9 — | -CFPを使用した出力20Wパワーアンプ         | 201 |
| 5-10  | -OPアンプと組み合わせた出力100Wパワーアンプ    | 204 |
|       |                              |     |

| 付属 CD-ROM | について |
|-----------|------|
| 参考・引用*文献  |      |
| 索引 210    |      |
|           |      |
|           |      |
|           |      |
|           |      |
|           |      |
|           |      |
|           |      |
|           |      |
|           |      |
|           |      |
|           |      |
|           |      |
|           |      |
|           |      |
|           |      |
|           |      |
|           |      |
|           |      |
|           |      |
|           |      |

$$\frac{R_{in}}{R_a} = \frac{\frac{1}{j\omega(C_C + C_f + C_{in})}}{\frac{1}{j\omega C_a}}$$
(1-4-2)

オシロスコープの入力容量*C*<sub>in</sub>は種類により,また個体のバラつきにより異なります. このためフラットな周波数特性になるように*C*<sub>f</sub>を調整します.図1-4-9(b)のシミュレーション結果が*C*<sub>f</sub>を可変したときの周波数特性の変化のようすです.

オシロスコープには1kHz程度の校正用の方形波が用意されており、この波形を観測して図1-4-9(c)に示すように方形波が正しく表示されるよう、*C*<sub>f</sub>を調整します.

パワーアンプやプリアンプでは音量を調整するために可変抵抗を使用し、その配線に シールド線を使用します. この場合も図1-4-10に示すように可変抵抗とシールド線の浮 遊容量でローパス・フィルタを形成してしまいます. 可変抵抗の出力インピーダンスはス ライダを真ん中に設定したときが一番大きく, 可変抵抗の1/4のインピーダンスになりま す.

したがって、100kΩの可変抵抗に50cmのシールド線を接続すると可変抵抗を中間に設 定したとき振幅が約30%低下する高域遮断周波数は約85kHzになります。

## 1-5-トランス

#### 1-5-1 トランスの動作

図1-5-1に示すように、トランスはコイルで発生した磁束をもう一つのコイルに結合さ



#### 図 1-5-1 トランスの基本動作





せることにより,交流の電圧と電流を変換することができます.また電気信号がいったん 磁束に変換されることから,コイル間を電気的に絶縁できます.一般的に電気信号を印加 する側を一次側,電気信号を取り出す側を2次側と呼びます.

コイルで発生した磁束がすべてもう一方のコイルに結合すれば,図1-5-1の関係が成立 します.なお,入出力の電圧が巻き線比に比例するのは2次側が開放の場合,入出力の電 流が巻き線比に反比例するのは2次側が短絡の場合です.

*RCL*と同様に現実のトランスには理想特性を妨げる各種のパラメータがあります. そのなかでもトランス特有なパラメータとして,漏れ磁束により発生する漏れインダクタンス(Leakage Inductance)があります. 1次側コイルで発生した磁束はすべて2次側コイルに結合することができず,一部は2次側コイルに結合しない磁束になります. この磁束により図1-5-2に示す独立したインダクタンス $L_{II}$ ,  $L_{I2}$ が発生し, これが回路図には表れないトランスの漏れインダクタンスです. このほかにも,コイルと同様に巻き線による抵抗 $r_{1}$ ,  $r_{2}$ ,浮遊容量 $C_{I}$ ,  $C_{2}$ が1次側, 2次側に発生します.

#### 1-5-2 トランスの等価回路とモデリング

図1-5-3が2次側のパラメータをすべて1次側に書き表した等価回路です.

2次側の $r_2$ を1次側に書き表すと $r_2/n^2$ ,  $C_2$ は $n^2$ ・ $C_2$ になります. したがって, 2次側に 負荷抵抗やコンデンサが接続されるとトランスの巻き数比が大きくなるほど一次側から見 た負荷抵抗値は小さく, 負荷容量は大きくなるため負荷が重くなります.

LTspiceでトランスをモデリングするには図1-5-4(a)に示すようにコイル「ind2」を使 用します (ind でもよいが極性がわからない).「ind2」には巻き線始めを示す丸が記入され ているので、トランスの極性を明確に回路図に示すことができます.





| Top Directory:                                                                                                                       | C:¥Program Files¥LT                                                                                              | C¥LTspiceIV¥lib¥sym                                                            |                                                                              |                                                                               |
|--------------------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------|------------------------------------------------------------------------------|-------------------------------------------------------------------------------|
|                                                                                                                                      | ۲<br>۲                                                                                                           | Inductor                                                                       |                                                                              |                                                                               |
|                                                                                                                                      | 0)                                                                                                               | Op                                                                             | en this macromodel'                                                          | s test fixture                                                                |
|                                                                                                                                      | e                                                                                                                | ind2                                                                           |                                                                              |                                                                               |
| C:¥Program File                                                                                                                      | s¥LTC¥LTspiceIV¥lib                                                                                              | ¥sym¥                                                                          | -                                                                            |                                                                               |
| Comparators]<br>Digital]<br>Digital]<br>Distal]<br>Donos]<br>Dotos]<br>PowerProducts]<br>References]<br>SpecialFunctions]<br>i<br>22 | bv<br>cap<br>CNSW<br>csw<br>current<br>diode<br>e<br>e<br>2<br>f<br>FerriteBead<br>FerriteBead                   | FerriteBead_Z00<br>¢<br>¢2<br>h<br>h<br>LED<br>load<br>load2<br>lopp<br>Itline | mesfet<br>njf<br>nmos<br>npn<br>npn2<br>npn3<br>npn4<br>pjf<br>pmos<br>pmos4 | pnp<br>pnp2<br>pnp4<br>polcap<br>res<br>schottky<br>SLM<br>SLx<br>sw<br>tline |
|                                                                                                                                      |                                                                                                                  |                                                                                |                                                                              |                                                                               |
| L                                                                                                                                    | Cancel                                                                                                           |                                                                                | ОК                                                                           |                                                                               |
| (a                                                                                                                                   | Cancel<br>) トランスの                                                                                                | )巻き線はコイル                                                                       | <u>ок</u><br>/ [ind2] を{                                                     | <u></u><br>吏う                                                                 |
| (a                                                                                                                                   | Cancel<br>) トランスの                                                                                                | 巻き線はコイル                                                                        | οκ<br>ν [ind2] をℓ                                                            | <b>支</b> う                                                                    |
| (a                                                                                                                                   | <u>Cancel</u> )<br>) トランスの<br>)<br>↓<br>↓<br>↓<br>↓<br>↓<br>↓<br>↓<br>↓<br>↓<br>↓<br>↓<br>↓<br>↓                 | 巻き線はコイル                                                                        | v [ind2] をf                                                                  | 更う<br>                                                                        |
| (a<br>L1.<br>Edit Text                                                                                                               | Cancel<br>) トランスの<br>) L2<br>) L<br>con the Schema                                                               | 巻き線はコイル                                                                        | v [ind2] をf                                                                  | 使う<br>                                                                        |
| (a<br>L1.<br>How to net<br>O Com                                                                                                     | Cancel<br>) トランスの<br>し<br>し<br>し<br>し<br>し<br>し<br>し<br>し<br>し<br>し<br>し<br>し<br>し<br>し<br>し<br>し<br>し<br>し<br>し | 巻き線はコイル<br>・<br>・<br>・<br>・<br>・<br>・<br>・<br>・<br>・<br>・<br>・<br>・<br>・       | v [ind2] をf                                                                  | 使う                                                                            |

(b) トランスとして二つのコイルを結合するにはダイレクト・コマンド で書き込む

図1-5-4 LTspiceでトランスをモデリングする

2-5-5 重畳整流回路

オーディオのパワーアンプでは、電圧増幅段の電源電圧を出力段の電源電圧よりも高く





(b) 出力電圧波形とコンデンサに流れるリフル電流波形(C1:330u, 1000 3300uF)





図3-4-3 エミッタ・フォロワの出力インピーダンスのシミュレーション

て利得と位相だけを求めるシミュレーションです.利得も位相も基準値に対する比なので. 電圧や電流の絶対値には無関係です.したがって、1Aの定電流は絶対値としての1Aでは なく基準値としてだけの意味になります.この結果.出力インピーダンスが1Ωだったら 1Vが発生し、1kΩだったら1kVが発生します。このときの1kVは基準の1Vの千倍とい

120



う意味だけになります.

過渡解析の場合は、飽和特性までシミュレーションするので、当然ながら絶対値が意味 を持ちます.

図3-4-3(a)では信号源抵抗を10  $\Omega$ から100k  $\Omega$ まで変化させ、その影響も検証しています。 す。図中の式 (3-27) に示すように信号源抵抗 ( $R_s$ ) が低くなっても出力インピーダンスは 1/gmの項があるので、1/gmが支配的になり、 $R_e$ が無限大なことから、コレクタ電流 の値を調整する必要があります.

図5-4(g)は雑音特性の解析のための設定です。雑音電圧を観測する場所に名前を付け、 その名前をOutputに設定します。図5-4(h)が得られた雑音特性です。Y軸は1Hzあたり の雑音電圧(雑音電圧密度)になっています。入力短絡時の出力雑音は残念ながら 100nV/√Hzを若干オーバしています。利得が100倍なので、入力換算雑音電圧密度が約 1.1nV/√Hzになります。

実際に同じ定数で試作したらちょうど1nV/√Hzの値が得られました.

現在市販されている OP アンプで最も低雑音なのが AD797 やLT1028 で約  $\ln V/\sqrt{\text{Hz}}$ です. FET 入力では AD743 (電源 ± 18Vmax) が2.9nV/ $\sqrt{\text{Hz}}$ ,最近発売された AD8000 (電源 ± 6Vmax) でも 1.6nV/ $\sqrt{\text{Hz}}$ で、  $\ln V/\sqrt{\text{Hz}}$ に到達したものはありません.

低雑音増幅器を実現するためには、初段の電流を大きくしなくてはなりません. ところ がOPアンプは形状が限定され、発熱に限界があり、消費電力を大きくすることができま せん. このため低雑音増幅器を実現するには、消費電力を自由にできるディスクリート回 路のほうが有利になります.

### 5-5-イコライザ・アンプ

図5-5(a)は図5-4の低雑音FET入力増幅器を応用したイコライザです.

#### ◆ RIAA 特性

レコードは音溝をピックアップをセンサとして電気信号に変換しています. このとき ピックアップは針の振動を磁束の変化に変換し,電気信号を発生します. したがって,ピッ クアップの出力電圧は針の運動速度に比例したものになります. このため平坦な周波数特 性が得られるようにレコードをカッティングすると,低い周波数では音溝の振幅が大きく なり録音時間が短くなってしまい,逆にまた高い周波数では音溝の振幅が小さくなり,信 号に対する雑音の比が悪化してしまいます.

このようなことでレコードは低域成分の振幅を下げ,高域部分の振幅を上げて録音され ています. この特性がLPレコードではRIAA (Recording Industry Association of America)特性として統一されています. したがって,レコードを再生する際にはこの RIAAの利得-周波数特性を持ったイコライザを通してからパワーアンプでスピーカを駆 動することになります.

イコライザには、ピックアップで得られた電圧が可変抵抗などで調整されることなくそ

のまま加わります.したがって,出力電圧の大きなピックアップを使用しても波形がクリッ プしないように、イコライザの出力電圧はできるだけ大きいことが望まれます.イコライ ザの後段には音量調整のためのボリュームが配置され振幅が調整されるため、ボリューム の後段の増幅器の最大出力電圧はパワーアンプをドライブできる電圧で事足ります.

#### ◆特徴

図5-5(a)は図5-4(a)とほぼ同じなので説明は省略しますが、このイコライザの特徴は





U1による直流オフセット・キャンセル回路を挿入したことです.通常のイコライザでは R3に直列に100uF程度の電解コンデンサを挿入し,直流利得を下げていますが,この電 解コンデンサを取り除けたので,電解コンデンサによる音質への影響を心配しなくてすみ ます.

イコライザ素子により位相が遅れているので、単純にオフセット・キャンセル回路を挿 入すると低域で利得のもち上がりが生じます.この利得のもち上がりをR29で調整してい ます.

E1 (電圧制御電圧源)は、RIAAの理論値を出力するための回路です。E1 にRIAAの理 論式を設定することで理想的な周波数特性を実現することができ、設計した回路と比較す ることにより偏差が正確にわかります。

実際に製作するときには、R23は100k Ωと750k Ωの抵抗を並列接続します.また、C2 は18nFのコンデンサを二つ並列に接続します.R23,R24,C2,C3には1%誤差程度のも のが必要です.

◆シミュレーション結果

図5-5(b)はJ2のゲートをグラウンドし、負帰還と出力直流キャンセル回路を外してシ ミュレーションした結果です.

信号入力からAOまでの特性でR22, C4の特性を外しています.

RIAA特性は、高域で利得が低下し負帰還量が増えるので、C5、R25を追加し裸の高域 利得を落とす必要があります.仕上がりの利得が10kHzで約17dBなので、C5を2.2nFに





# CQ出版杠

このPDFは, CQ出版社発売の「電子回路シミュレータLTspice実践入門」の一部内容見本です. 内容・購入方法などにつきましては以下のホームページをご覧下さい. http://shop.cqpub.co.jp/hanbai//books/36/36361.htm





日 本 製 定 番 デ バイス・モ デ ル で 学 ぶ ディスクリート回 路

●LTspiceは、アメリカの半導体メーカ、リニアテクノロジー社が 自社のIC販売のツールとして開発し、無料で配布しているもの です。しかも回路規模の制限がないという大きな特徴をもってお り、リニアテクノロジー社のOPアンプなどのICが詳しく、正確に モデリングされたライブラリが付属しています。

●電子回路の中核はなんといってもトランジスタ(FETも含む) の動作です。まずはトランジスタの動作を理解することにより電 子回路技術を身近に、親しみの持てる対象に変えましょう。

●トランジスタ回路を理解するには原理を学んでから、実際に 製作してその動作を検証することが一番です。しかし製作して動 作を検証するには、多くの機材と時間が必要で、個人でそういっ た環境に恵まれることは希と思います。そこで活躍するのが回路 シミュレータSPICEです。

●リニアテクノロジー社はICが主体ですから、トランジスタ単体の ディスクリート部品は販売していません、そしてアメリカで作成され たソフトウェアなため我々になじみの深い2SA/2SC/2SJ/2SKと いった日本製のディスクリート・モデルは含まれていません、そこで LTspiceのライブラリとして使用できる日本製の定番ディスクリー ト半導体モデルを作成し、付属のCDに収録しました、本書で解説 しているディスクリート回路はすべてこのモデルを使用しています。 ぜひ、このライブラリを活用し、自身でシミュレーション回路を作 成し、ディスクリート回路の理解に役立ててください。